You are here

프로젝트 #027: Bluetooth Low Energy Power Consumption Optimization | Cypress Semiconductor

프로젝트 #027: Bluetooth Low Energy Power Consumption Optimization

In today s project, we will learn how to optimize a PSoC 4 BLE design for lowest power consumption.

It is no secret that modern day electronics, especially products for the IoT, have increasing dependencies on battery packs. Due to the portable and untethered nature of these products, battery life and power consumption have become very critical metrics when choosing the right embedded solution.

A common method employed by MCUs and Radios to improve battery life is to offer low-power modes, during which the chip offers restricted performance or features, with the benefit of much lower power consumption while in those modes. This is great for IoT products that typically spend more time in these low-power or standby modes than in the full-power actives modes itself. For example, a fitness monitor could take heart rate measurements several times during a day, but that may only account to 60-mins of total active time over a 24-hour period.

PSoC 4 BLE shines in this regard by offering not just one, but five flexible low-power modes enabling you, the designer, with all the right tools to optimize your design for the lowest possible power consumption. The chip features low-power modes for both the CPU and peripherals in the system, but also independently for the Bluetooth Low Energy radio block. See the image below for more details on the low-power modes available on PSoC 4 BLE and the various peripherals that are available during each of those modes. In its Deep-Sleep mode, the CPU only consumes 1.3-µA while keeping the Bluetooth Low Energy Link-Layer active. This means that you do not have to disconnect from an active Bluetooth Low Energy connection when switching to the Deep-Sleep mode and can quickly switch back to the Active mode for short time intervals to process the Bluetooth Low Energy Stack and to transmit and receive data over the Radio. There are two modes that offer even lower power consumption the 150-nA Hibernate mode where a few analog peripherals are still available, and the 60-nA Stop mode for minimal current leakage when the device is on complete standby. You can learn more about PSoC s low-power modes in this application note: AN92584 Designing for Low Power and Estimating Battery Life for BLE Applications.

In this example, we implement basic power reduction technique by using these low-power modes. This project also acts as a good template project that you can use to measure real-time power consumption as you switch between the various low-power modes on the chip. The BLE Pioneer Kit has a dedicated power measurement jumper (J15) to which you can hook-up a digital multimeter or a pico-ammeter to measure the extremely low nA currents.

You can download this PSoC Creator project along with a detailed PDF of instructions, here from GitHub:


   PSoC 4 BLE Power Consumption Slide

본 사이트의 모든 컨텐츠와 자료는 "있는 그대로" 제공됩니다. CYPRESS SEMICONDUCTOR와 해당 공급자는 그 목적에 관계 없이 이러한 자료의 적합성에 대한 표현을 하지 않으며 상업성, 특정 목적에의 적합성, 권리 및 제3자 지적 재산권의 비침해에 대한 모든 묵시적 보증과 조건을 포함하여(이에 제한되지 않음) 이러한 자료와 관련한 모든 보증과 조건을 부인합니다. CYPRESS SEMICONDUCTOR에서는 명시적 또는 묵시적으로 금반언이나 여타의 다른 방법으로 라이센스를 부여하지 않습니다. 이 사이트의 정보를 사용하려면 제3자의 라이센스 또는 CYPRESS SEMICONDUCTOR에서 제공하는 라이센스가 필요할 수 있습니다.

이 사이트의 컨텐츠에는 특정 사용 지침이나 제한이 포함되거나 그러한 제한이 적용될 수 있습니다. 모든 게시물과 이 사이트 컨텐츠 사용에는 사이트 약관이 적용됩니다. 이 컨텐츠를 사용하는 제3자는 제한 또는 지침을 따르고 이 사이트의 약관을 준수할 것이라는 데 동의합니다. Cypress Semiconductor와 그 공급자는 컨텐츠와 자료, 그 제품, 프로그램 및 서비스를 언제든 수정, 삭제, 개조, 개선, 향상 및 기타 변경하거나 예고 없이 컨텐츠, 제품, 프로그램 또는 서비스를 이동 또는 중단할 수 있는 권리를 보유합니다.