You are here

Quadrature Decoder (TCPWM_QuadDec_PDL) | Cypress Semiconductor

Quadrature Decoder (TCPWM_QuadDec_PDL)

최신 업데이트: 
2018년 3월 26일
특징 기호 도식
  • 16- or 32-bit Counter
  • Counter Resolution of x1, x2, and x4 the frequency of phiA and phiB inputs
  • Index Input to determine absolute position
  • Peripheral Driver Library (PDL) Component (PDL Application Programming Interface (API) only)

TCPWM Quad Dec Diagram


일반적인 설명

The TCPWM_QuadDec_PDL Component is a graphical configuration entity built on top of the cy_tcpwm driver available in the PDL. It allows schematic-based connections and hardware configuration as defined by the Component Configure dialog.

The TCPWM_QuadDec_PDL Component gives you the ability to count transitions on a pair of digital signals. 신호는 일반적으로 모터나 트랙볼에 장착된 속도/위치 피드백 시스템에 의해 제공됩니다.

The signals, typically called phiA and phiB, are positioned 90 degrees out of phase, which results in a Gray code output. 그레이 코드는 카운트당 1비트만 바뀌는 시퀀스입니다. 이 시퀀스는 글리치를 피하기 위해 필요하며, 방향 및 상대적 위치 감지도 지원합니다. 인덱스라고 하는 세 번째 선택적 신호는 회전당 1회 절대 위치를 지정하기 위한 기준으로 사용됩니다.