CY14V101NA-BA45XI | Cypress Semiconductor

You are here

CY14V101NA-BA45XI
Status: 생산 중

데이터시트

(pdf, 906.56 KB) RoHS PB Free
(pdf, 626.36 KB) RoHS PB Free
(pdf, 946.87 KB) RoHS PB Free

CY14V101NA-BA45XI

인증 자동차N
최대 작동 온도(°C)85
최대 작동 전압(V)3.60
최소 작동 온도(°C)-40
최소 작동 전압(V)2.70
Part Family병렬 nvSRAM
Tape & ReelN

Pricing & Inventory Availability

1-9 unit Price* 10-24 unit Price* 25-99 unit Price* 100-249 unit Price* 250-999 unit Price* 1000+ unit Price*
$24.55 $21.78 $20.46 $19.14 $18.08 $16.90
Availability Quantity Ships In Buy from Cypress Buy from Distributors
Out of Stock 0 Please click here to check lead times

Packaging/Ordering

패키지
BGA
No. of Pins
48
Package Dimensions
393 L x 1.2 H x 236 W (Mils)
Package Weight
119.15 (mgs)
Package Cross Section Drawing
Package Carrier
TRAY
Package Carrier Drawing / Orientation
Standard Pack Quantity
2990
Minimum Order Quantity (MOQ)
299
Order Increment
299
Estimated Lead Time (days)
56
HTS Code
8542.32.0041
ECCN
없음
ECCN Suball
EAR99

Quality and RoHS

Moisture Sensitivity Level (MSL)
3
Peak Reflow Temp. (°C)
무연
Y
Lead/Ball Finish
Sn/Ag/Cu

Package Qualification Report

기술 문서

애플리케이션 설명 (10)

제품 변경 고지(PCN) (7)

2020년 5월 7일
Qualification of BKK as an additional assembly site for select 48 & 121 ball grid array (BGA)
2020년 4월 14일
Serial Number Addition to Top Mark for Select Flash and SRAM Parts at Cypress Bangkok
2018년 5월 29일
Qualification of Cypress Philippines as an Additional Assembly Site for select 48BGA products
2017년 11월 09일
Planned Qualification of Spansion Manufacturing Sites for Cypress Products
2017년 10월 31일
Q2, 2012 - Q4, 2013 Horizon Report
2017년 10월 30일
Q1, 2012 - Q2, 2013 Horizon Report
2017년 10월 24일
Qualification of Copper Wire Bonds for Ball Grid Array (BGA) Products

Product Information Notice (PIN) (4)

2020년 6월 10일
Manufacturing Label and Packing Configuration Standardization
2020년 4월 14일
Addendum to PIN195102 - Manufacturing Label and Packing Configuration Standardization
2017년 11월 06일
Changes to Cypress Address Labels
2017년 11월 06일
Improvement of Cypress Minnesota Back-End-of-Line Integration for 130nm SONOS Product Families

Verilog (1)

2011년 1월 26일

VHDL (1)

2011년 1월 26일

IBIS(1)

2010년 5월 10일