CY7C1372DV25-167AXC | Cypress Semiconductor

You are here

CY7C1372DV25-167AXC
Status: 사용 안 함

CY7C1372DV25-167AXC

아키텍처NoBL, Pipeline
인증 자동차N
밀도(Kb)18432
Density (Mb)18
주파수(MHz)167
최대 작동 온도(°C)70
Max. Operating VCCQ (V)2.60
최대 작동 전압(V)2.63
최소 작동 온도(°C)0
Min. Operating VCCQ (V)2.40
최소 작동 전압(V)2.38
구성(X x Y)1Mb x 18
Tape & ReelN
온도 분류상용

Pricing & Inventory Availability

1-9 unit Price* 10-24 unit Price* 25-99 unit Price* 100-249 unit Price* 250-999 unit Price* 1000+ unit Price*
$29.77 $26.55 $24.62 $22.69 $21.88 $20.92
Availability Quantity Ships In Buy from Cypress Buy from Distributors
Out of Stock 0 Please click here to check lead times

Packaging/Ordering

패키지
No. of Pins
100
Package Dimensions
551 L x 1.4 H x 787 W (Mils)
Package Weight
913.01 (mgs)
Package Cross Section Drawing
Package Carrier
TRAY
Package Carrier Drawing / Orientation
Standard Pack Quantity
72
Minimum Order Quantity (MOQ)
72
Order Increment
72
Estimated Lead Time (days)
182
HTS Code
8542.32.0041
ECCN
(B.2.A.)
ECCN Suball
3A991

Quality and RoHS

Moisture Sensitivity Level (MSL)
3
Peak Reflow Temp. (°C)
RoHS 준수
Y
무연
Y
Lead/Ball Finish
Ni/Pd/Au, Pure Sn

Device Qualification Reports

FIT/MTBF, ESD (HBM/CDM) and Latch-up data available in the Device Qualification Report.

Last Update: 2016년 9월 15일

기술 문서

애플리케이션 설명 (3)

제품 변경 고지(PCN) (2)

2020년 4월 14일
Addendum to PCN161201:18Mb Technology Transition from 90nm to 65nm (18Mb Sync and NoBL Products)
2018년 5월 28일
Transfer of package manufacturing from Cypress Philippines to Jiangsu Changjiang Electronics Technology Co., Ltd. (JCET) for select products

Verilog (2)

2010년 11월 23일
2010년 11월 22일

IBIS (2)

2010년 11월 22일
2010년 11월 22일

BSDL (2)

2008년 11월 13일
2008년 11월 13일

VHDL (2)

2008년 11월 13일
2008년 11월 13일